看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种低时延的串行RapidIO端点设计方案(英文) 收藏
一种低时延的串行RapidIO端点设计方案(英文)

一种低时延的串行RapidIO端点设计方案(英文)

作     者:吴峰锋 贾嵩 王源 张大成 WU Fengfeng;JIA Song;WANG Yuan;ZHANG Dacheng

作者机构:北京大学微电子研究院器件与线路重点实验室北京100871 

出 版 物:《北京大学学报(自然科学版)》 (Acta Scientiarum Naturalium Universitatis Pekinensis)

年 卷 期:2013年第49卷第4期

页      码:570-578页

摘      要:提出一种可兼容V1.3版本规范的低时延端点实现方案。在该方案中,输出和输入路径上的多数模块工作在直通模式以产生稳定的低时延。对于事务接口,请求和响应可以通过不同的用户定义端口输入并共享传输路径,而且同时发起的事务能在安全的仲裁机制下保持有序传送。为了防止无效的数据传输,废弃的事务包将会被改进的4队列式缓冲模块撤销。对于串行物理接口,1x/4x链路能为事务包和控制符号提供可靠的数据传送,并实现流量控制、错误检测及恢复等关键的链路管理功能。与参考设计相比,此方案能获得更低的传输时延和更高的数据吞吐率。此方案的功能和性能已通过FPGA平台的验证,因此能满足下一代高速嵌入式互连的应用需求。

主 题 词:RapidIO SRIO端点 嵌入式互连 串行物理层 低时延 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.13209/j.0479-8023.2013.080

馆 藏 号:203150351...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分