看过本文的还看了

相关文献

该作者的其他文献

文献详情 >千兆以太网同步检测集成电路设计 收藏
千兆以太网同步检测集成电路设计

千兆以太网同步检测集成电路设计

作     者:赵文虎 王志功 吴微 李本靖 

作者机构:东南大学射频与光电集成电路研究所南京210096 

基  金:国家自然科学基金资助项目 (6982 5 10 1) 

出 版 物:《东南大学学报(自然科学版)》 (Journal of Southeast University:Natural Science Edition)

年 卷 期:2002年第32卷第2期

页      码:161-165页

摘      要:采用两级分接电路结构 ,并将同步码字检测电路置于其间 ,设计了千兆以太网同步检测集成电路 .实现 1 .2 5Gb s速率的千兆以太网数据由 1路到 1 0路的串并转换以及同步码字的检测 .分析了RC网络效应对超高速集成电路中互连线的影响 ,基于TSMC 0 .35 μmCMOS工艺建立电路模型 .使用Smartspice工具在不同温度 ( 0~ 70℃ )、电源电压 ( 3.1 5~ 3.45V)及输入信号等条件下进行仿真 .结合版图参数提取后仿真的比较 ,证明了该设计在减小规模 ,简化结构和加快仿真流程方面的有效性 .

主 题 词:千兆以太网 码组检测 互连线 同步检测集成电路 设计 

学科分类:080903[080903] 0810[工学-土木类] 12[管理学] 1201[管理学-管理科学与工程类] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1001-0505.2002.02.003

馆 藏 号:203150769...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分