看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高精度低功耗动态比较器的设计方法 收藏
一种高精度低功耗动态比较器的设计方法

一种高精度低功耗动态比较器的设计方法

作     者:程亮 Cheng Liang

作者机构:山西经济管理干部学院山西太原030024 

出 版 物:《信息通信》 (Information & Communications)

年 卷 期:2015年第28卷第2期

页      码:63-64页

摘      要:采用预先放大信号及触发器对信号锁存处理的设计理念,提出了一种新型的高精度低功耗动态比较器的设计方法。与传统比较器相比,该比较器采用了一种动态结构作为输出缓冲级,使得整个电路都是在时钟控制下工作,有效降低电路功耗,以达到高精度低功耗的效果。在CSMC 0.35 m标准CMOS工艺模型下,使用HSPICE仿真器对电路进行仿真模拟。在VCC=5V,T=25℃,100 MHz的时钟频率下,比较器精度达0.2m V,功耗仅1.2m W。

主 题 词:缓冲级 高精度低功耗 动态比较器 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 080202[080202] 0802[工学-机械学] 

D O I:10.3969/j.issn.1673-1131.2015.02.035

馆 藏 号:203151075...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分