看过本文的还看了

相关文献

该作者的其他文献

文献详情 >计算机高速并行通信的实现方案 收藏
计算机高速并行通信的实现方案

计算机高速并行通信的实现方案

作     者:李文涛 丁美新 何斌 

作者机构:上海交通大学电气工程系上海市200030 

出 版 物:《电子工程师》 (Electronic Engineer)

年 卷 期:2004年第30卷第2期

页      码:61-63,74页

摘      要:利用CPLD芯片实现单片机与ISA总线接口之间的高速并行通信 ,给出系统的总体设计方法及程序框图。采用这种通信方式 ,在 1 2MHz晶振的MCS5 1单片机控制的数据采集系统中 ,可以满足与PC1 0 4ISA总线接口实时通信的要求 ,通信速率达 2 0 0kbit/s。在开发工具MAX +plusⅡ下 ,完成了整个设计的输入、编译和仿真 ,达到了预期效果。本设计方案能够推广应用到计算机的高速并行通信中。

主 题 词:计算机 并行通信 CPLD芯片 单片机 ISA总线 系统设计 数据采集系统 复杂可编程逻辑器件 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1674-4888.2004.02.019

馆 藏 号:203152028...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分