看过本文的还看了

相关文献

该作者的其他文献

文献详情 >ARINC659总线接口跨时钟的研究与设计 收藏
ARINC659总线接口跨时钟的研究与设计

ARINC659总线接口跨时钟的研究与设计

作     者:何向栋 樊晓桠 安建峰 HE Xiang-dong;FAN Xiao-ya;AN Jian-feng

作者机构:西北工业大学航空微电子中心西安710065 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2010年第36卷第20期

页      码:214-216页

摘      要:ARINC659总线与机载计算机PCI9054接口设计中因工作时钟不同而出现亚稳态现象。为此,描述亚稳态机理,给出降低亚稳态产生条件,提出采用同步器实现控制信号传递和格雷码+异步FIFO实现数据传输。结合PCI9054接口信号时序,设计总线接口模块,通过Verilog编码实现进行仿真实验。结果表明,异步FIFO解决了ARINC659与PCI9054之间的跨时钟数据传输。

主 题 词:ARINC659总线 跨时钟 亚稳态 异步FIFO 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2010.20.075

馆 藏 号:203153295...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分