看过本文的还看了

相关文献

该作者的其他文献

文献详情 >16位嵌入式微处理器核的设计及验证 收藏
16位嵌入式微处理器核的设计及验证

16位嵌入式微处理器核的设计及验证

作     者:姚爱红 孙盟哲 吴剑 YAO Ai-hong;SUN Meng-zhe;WU Jian

作者机构:哈尔滨工程大学计算机科学与技术学院哈尔滨150001 

基  金:中央高校基本科研业务费专项资金资助项目(HEUCF100606) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2010年第36卷第23期

页      码:234-236,239页

摘      要:采用自顶向下方法,设计实现16位精简指令集计算机架构的嵌入式微处理器核HEUSoC-1,利用现场可编程门阵列片内的大量存储资源实现双端口存储器及零等待的指令和数据访问,从而保证指令的单周期执行。通过Verilog硬件描述语言实现微处理器核的RTL级描述,编写计算斐波那契数列的测试程序验证了HEUSoC-1的正确性。在Xilinx Spartan-2芯片上的统计结果表明,HEUSoC-1的资源占用率较低,处理器最高频率约为22 MHz,适合于对功耗和性价比要求严格的嵌入式应用领域。

主 题 词:嵌入式系统 微处理器核 精简指令集计算机 Verilog硬件描述语言 现场可编程门阵列 

学科分类:0711[理学-心理学类] 07[理学] 071102[071102] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2010.23.079

馆 藏 号:203153300...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分