看过本文的还看了

相关文献

该作者的其他文献

文献详情 >应用于全数字锁相环的时间数字转换器设计 收藏
应用于全数字锁相环的时间数字转换器设计

应用于全数字锁相环的时间数字转换器设计

作     者:张陆 张长春 李卫 郭宇锋 方玉明 ZHANG Lu;ZHANG Chang-chun;LI Wei;GUO Yu-feng;FANG Yu-ming

作者机构:南京邮电大学电子科学与工程学院江苏南京210023 

基  金:国家自然科学基金(61076073) 中国博士后科学基金(2012M521126) 江苏省自然科学基金(BK2012435) 东南大学毫米波国家重点实验室开放基金(K201223) 南京邮电大学科研启动基金(NY211016)资助项目 

出 版 物:《南京邮电大学学报(自然科学版)》 (Journal of Nanjing University of Posts and Telecommunications:Natural Science Edition)

年 卷 期:2014年第34卷第1期

页      码:47-52页

摘      要:采用标准0.18μm CMOS工艺,设计了一种应用于全数字锁相环中检测相位差大小的时间数字转换电路(TDC)。针对传统TDC电路的不足,通过加入上升沿检测电路,扩大计数器位宽,使得TDC电路不仅能完成时数转换的基本功能,而且提高了时数转换的准确性,扩大了测量范围。该设计完成了RTL级建模、仿真、综合及布局布线等整个流程。仿真结果表明,该TDC电路工作正常,在1.8 V电源电压下,功耗为10 mW,能达到的分辨率约为0.3 ns,版图尺寸为255μm×265μm。

主 题 词:专用集成电路 全数字锁相环 时间数字转换器 相位检测 

学科分类:080903[080903] 0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1673-5439.2014.01.008

馆 藏 号:203154074...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分