看过本文的还看了

相关文献

该作者的其他文献

文献详情 >AES算法的FPGA实现 收藏
AES算法的FPGA实现

AES算法的FPGA实现

作     者:储奕锋 CHU Yi-feng

作者机构:东南大学专用集成电路工程中心江苏南京210096 

出 版 物:《电脑知识与技术》 (Computer Knowledge and Technology)

年 卷 期:2007年第2卷第10期

页      码:191-193页

摘      要:本文介绍了AES数据加密结构,以及相关的有限域的知识及简单运算,提出了一种用FPGA高速实现AES算法的方案,该方案设计的加密模块支持AES标准的三种密钥长度:128,192,256,支持ECB,CBC,CTR三种工作模式,即支持feedback和non-feedback两种模式,最后给出了本设计的性能指标。通过比较国内外相关测试数据,该方案在功能和速度(吞吐率)上均取得了较优的性能。

主 题 词:AES Rijndael数据加密算法 FPGA 有限域 

学科分类:08[工学] 0839[0839] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1009-3044.2007.19.098

馆 藏 号:203154711...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分