看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高PSRR超低噪声CL-LDO设计 收藏
一种高PSRR超低噪声CL-LDO设计

一种高PSRR超低噪声CL-LDO设计

作     者:姚佳 武华 冯秀平 陈翰民 杨煌虹 曾伟 曹先国 YAO Jia;WU Hua;FENG Xiuping;CHEN Hanmin;YANG Huanghong;ZENG Wei;CAO Xianguo

作者机构:赣南师范大学物理与电子信息学院江西赣州341000 四川芯盛芯国科技有限公司四川成都610000 

基  金:国家自然科学基金项目(61650404) 江西省教育厅科技项目(GJJ201411) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2024年第47卷第5期

页      码:1173-1180页

摘      要:提出了一种高电源抑制比(PSRR)超低噪声无片外电容低压差线性稳压器(CL-LDO)。采用自偏置折叠共源共栅结构的自适应误差放大器降低系统噪声;利用过温保护电阻和电流增强电阻的基准电压源结构,使电压基准源在高工作电压下具有较高PSRR;同时在电流源正温度系数支路引入一对温度系数相反的电阻,简化电流源零温度系数调节过程。该CL-LDO基于CSMC 0.18μm BCD工艺进行电路验证,该电路在输出电容为1 pF,电源电压为4.9 V~5.2 V,负载电流为200μA至90 mA条件下,可稳定提供3.3 V电压输出,电源抑制比为-44 dB@10 kHz,等效输入噪声仅为17nV/√Hz@100kHz。电源电压5 V时具有12.1μV/mA的负载调整率和4.8 mV/V的线性调整率。阶跃负载电流上升/下降时间为1μs的情况下,该CL-LDO恢复时间小于2.2μs。

主 题 词:无片外电容低压差线性稳压器 超低噪声 电源抑制比 负载调整率 线性调整率 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1005-9490.2024.05.004

馆 藏 号:203155501...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分