看过本文的还看了

相关文献

该作者的其他文献

文献详情 >FIR数字滤波器的FPGA实现 收藏
FIR数字滤波器的FPGA实现

FIR数字滤波器的FPGA实现

作     者:陈晓勇 陈建平 陆旦前 CHEN Xiao-yong;CHEN Jian-ping;LU Dan-qian

作者机构:南通大学计算机科学与技术学院江苏南通226019 

出 版 物:《南通大学学报(自然科学版)》 (Journal of Nantong University(Natural Science Edition) )

年 卷 期:2007年第6卷第2期

页      码:91-94页

摘      要:介绍了采用加法器树和线性相位结构在FPFA上实现FIR数字滤波器的方法,并通过Verilog HDL用Quartus II进行了仿真.相对于采用传统的移位相加乘法器和直接型结构的FIR滤波器设计,这种实现方式在性能上有明显的优势,使执行效率得到了较大提高.尤其在滤波器的阶数较大的情况下,优势会更明显.

主 题 词:FIR数字滤波器FPGA Quartus  线性相位 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1673-2340.2007.02.024

馆 藏 号:203156239...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分