看过本文的还看了

相关文献

该作者的其他文献

文献详情 >不完美硬件实现对下行NOMA短包通信的影响 收藏
不完美硬件实现对下行NOMA短包通信的影响

不完美硬件实现对下行NOMA短包通信的影响

作     者:莫名秀 袁磊 雷妍 袁花花 MO Mingxiu;YUAN Lei;LEI Yan;YUAN Huahua

作者机构:兰州大学信息科学与工程学院甘肃兰州730000 

基  金:甘肃省科技计划(22JR5RA490)资助课题 

出 版 物:《系统工程与电子技术》 (Systems Engineering and Electronics)

年 卷 期:2025年第47卷第1期

页      码:296-306页

摘      要:为了实现超可靠低延时通信(ultra-reliable and low latency communication,URLLC),研究在Naka-gami-m和莱斯衰落信道下硬件损伤(hardware impairment,HI)、信道估计误差(channel estimation error,CEE)以及不完美连续干扰抵消(successive interference cancellation,SIC)对下行两用户非正交多址接入(non-orthogonal multiple access,NOMA)短包通信(short packet communication,SPC)系统性能的影响。首先,给出两种信道下用户的平均块错误率(block error rate,BLER)表达式。其次,在用户的平均BLER要求限定下,提出一种联合优化功率分配和导频序列长度的优化算法。最后,仿真结果验证了理论推导的准确性,并表明HI、CEE和不完美SIC对NOMA SPC系统性能具有大的影响;为了NOMA SPC系统实现URLLC,存在一个功率分配和导频序列长度的折中优化。

主 题 词:非正交多址接入 硬件损伤 信道估计误差 不完美连续干扰抵消 短包通信 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 080402[080402] 0804[工学-材料学] 081001[081001] 

核心收录:

D O I:10.12305/j.issn.1001-506X.2025.01.30

馆 藏 号:203156928...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分