看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA脉动阵列的AES算法设计与实现 收藏
基于FPGA脉动阵列的AES算法设计与实现

基于FPGA脉动阵列的AES算法设计与实现

作     者:王光昕 

作者机构:华北计算机系统工程研究所 

出 版 物:《数字技术与应用》 (Digital Technology & Application)

年 卷 期:2024年第42卷第12期

页      码:172-174页

摘      要:高级加密标准(Advanced Encryption Standard,AES)算法是一种常见的对称加密算法,在其加密过程中需要进行循环轮操作,包含字节替换、行移位、列混淆和轮密钥加等。其中,在列混淆的计算过程中,输入的数据都要在左边乘一个固定的矩阵,在FPGA设计中,该步骤具有占用时钟周期长、步骤重复等特点,而在脉动阵列中,数据会按照预定的方式在脉动阵列(Systolic Array)单元里进行流动,可用于改进列混淆操作。实验结果表明,该方法的加解密速度提高了8.64%,具有较高的执行效率。

主 题 词:脉动阵列 对称加密算法 时钟周期 加密过程 高级加密标准 AES算法 字节替换 列混淆 

学科分类:08[工学] 0812[工学-测绘类] 

馆 藏 号:203156932...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分