看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于VHDL的正交编码脉冲电路解码计数器设计 收藏
基于VHDL的正交编码脉冲电路解码计数器设计

基于VHDL的正交编码脉冲电路解码计数器设计

作     者:胡天亮 李鹏 张承瑞 左毅 HU Tian-liang;LI Peng;ZHANG Cheng-rui;ZUO Yi

作者机构:山东大学机械工程学院山东济南250061 山东济南一机床集团有限公司山东济南250022 

基  金:国家自然科学基金资助项目(50575129) 

出 版 物:《山东大学学报(工学版)》 (Journal of Shandong University(Engineering Science))

年 卷 期:2008年第38卷第3期

页      码:10-13,57页

摘      要:针对正交编码脉冲电路脉冲(quadrature encoder pulse,QEP)的解码和计数的问题,给出了QEP解码计数器的解决方案.本方案在复杂可编程逻辑器件(complex programmablelogic device,CPLD)中使用VHDL(VHSIChardware descriptionlanguage)实现语言硬件编程.整个解码计数器设计分为脉冲边沿检测器,计数脉冲和计数方向发生器,上下行计数器三部分,成功的解决了由传感器抖动引起频繁换向时准确计数的问题.该解决方案使用Altera公司的Quartus Ⅱ软件进行设计并进行了仿真分析,最后给出了基于此技术的机床数显表的应用实例来说明此技术的可行性和柔性.

主 题 词:正交编码脉冲 解码 VHDL硬件语言编程 复杂可编程逻辑器件 

学科分类:08[工学] 0835[0835] 0802[工学-机械学] 080201[080201] 

馆 藏 号:203157033...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分