看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的数字稳定校正单元的实现 收藏
基于FPGA的数字稳定校正单元的实现

基于FPGA的数字稳定校正单元的实现

作     者:王胜华 

作者机构:中国电子科技集团公司第二十研究所陕西西安710072 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2012年第20卷第11期

页      码:175-178页

摘      要:为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。

主 题 词:雷达 数字稳定校正单元 相参 FPGA 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 081105[081105] 081001[081001] 081002[081002] 0825[工学-环境科学与工程类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1674-6236.2012.11.058

馆 藏 号:203157069...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分