看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于钟控传输门绝热逻辑电路的绝热FIFO设计 收藏
基于钟控传输门绝热逻辑电路的绝热FIFO设计

基于钟控传输门绝热逻辑电路的绝热FIFO设计

作     者:汪鹏君 徐建 杜歆 陈耀武 WANG Peng-jun;XU Jian;DU Xin;CHEN Yao-wu

作者机构:宁波大学电路与系统研究所浙江宁波315211 浙江大学信息与电子工程学系浙江杭州310027 浙江大学数字技术及仪器研究所浙江杭州310027 

基  金:国家自然科学基金资助项目(60776022) 浙江省科技计划资助项目(2008C21166) 浙江省教育厅重点科研资助项目(20061666) 宁波大学博士 教授基金资助项目 

出 版 物:《浙江大学学报(工学版)》 (Journal of Zhejiang University:Engineering Science)

年 卷 期:2008年第42卷第8期

页      码:1294-1299,1305页

摘      要:通过研究先进先出存储堆栈(FIFO)和钟控传输门绝热逻辑(CTGAL)电路工作原理及结构,提出了基于CTGAL电路的绝热FIFO设计方案.该方案运用绝热计算原理,基于晶体管级设计电路,有效避免了传统CMOS逻辑的FIFO必然遇到的亚稳态和异步信号处理等难题,实现了深度为16的基于CTGAL电路的绝热FIFO结构.HSPICE模拟结果表明,所设计的电路具有正确的逻辑功能,与基于有效电荷恢复逻辑(ECRL)的绝热FIFO相比较,电路平均功耗节省达71%.

主 题 词:钟控传输门绝热逻辑(CTGAL) 低功耗 先进先出存储堆栈(F1F0) 电路设计 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3785/j.issn.1008-973X.2008.08.003

馆 藏 号:203158014...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分