看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA/CPLD的雷达模拟信号源设计的实现 收藏
基于FPGA/CPLD的雷达模拟信号源设计的实现

基于FPGA/CPLD的雷达模拟信号源设计的实现

作     者:陈晚华 CHEN Wan-hua

作者机构:中国人民解放军第91630部队 

出 版 物:《电子产品可靠性与环境试验》 (Electronic Product Reliability and Environmental Testing)

年 卷 期:2007年第25卷第4期

页      码:47-50页

摘      要:雷达系统的机内自检与测试(BIT)是现代雷达设计中不可缺少的一项功能,雷达模拟信号源是雷达自检与测试系统的重要组成部分。介绍了一种雷达模拟信号源设计,它采用Altera公司的可编程逻辑器件EPF10K50EQC240及MAX+PLUSⅡ开发系统来实现,从而可以简化电路设计,减小设备体积,并使设备的可靠性和设计的灵活性得到大大提高。

主 题 词:模拟信号源 现场可编程门阵列 复杂可编程逻辑器件 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 081105[081105] 081001[081001] 081002[081002] 0825[工学-环境科学与工程类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1672-5468.2007.04.013

馆 藏 号:203160852...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分