看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多通道逐次逼近型10bit 40Ms/s模数转换器的设计 收藏
多通道逐次逼近型10bit 40Ms/s模数转换器的设计

多通道逐次逼近型10bit 40Ms/s模数转换器的设计

作     者:殷勤 戚韬 吴光林 吴建辉 YIN Qin;QI Tao;WU Guang-lin;WU Jian-hui

作者机构:东南大学国家专用集成电路系统工程技术研究中心南京210096 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2006年第29卷第4期

页      码:1126-1130页

摘      要:设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。

主 题 词:模数转换器 逐次逼近 时间交叉存取 自校准比较器 电容校准 

学科分类:0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1005-9490.2006.04.036

馆 藏 号:203161645...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分