看过本文的还看了

相关文献

该作者的其他文献

文献详情 >多发多收网络仿真器的FPGA实现及测试 收藏
多发多收网络仿真器的FPGA实现及测试

多发多收网络仿真器的FPGA实现及测试

作     者:郭勇 陈艳玲 GUO Yong;CHEN Yan-ling

作者机构:南京北方信息控制集团有限公司产品研发中心江苏南京211153 

出 版 物:《无线电工程》 (Radio Engineering)

年 卷 期:2013年第43卷第1期

页      码:4-6页

摘      要:为了能验证战术电台组网时在不同拓扑图的组网路由情况,利用现场可编程门阵列(Field Programmable GateArray,FPGA)技术设计了一种能快速生成并方便修改拓扑图的网络仿真器,该仿真器既能测试多发多收模式,也能测试时分多址(Time Division Multiple Access,TDMA)模式的发送情况,节点数可以方便地升级,便于功能的扩展。为了测试所设计的仿真器,采用SignalTapII对多个节点的输出信号进行测试,测试结果证明了在2种模式下网络仿真器均能快速地完成拓扑图的切换并能很好地工作。

主 题 词:网络仿真器 多发多收 TDMA FPGA SignalTapⅡ测试 

学科分类:07[理学] 08[工学] 070104[070104] 081101[081101] 0701[理学-数学类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1003-3106.2013.01.002

馆 藏 号:203162622...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分