看过本文的还看了

相关文献

该作者的其他文献

文献详情 >JPEG高速编码芯片的设计 收藏
JPEG高速编码芯片的设计

JPEG高速编码芯片的设计

作     者:苏毅 王正勇 卿粼波 何小海 SU Yi;WANG Zheng-yong;QING Lin-bo;HE Xiao-hai

作者机构:四川大学电子信息学院图像信息研究所四川成都610064 

基  金:四川省科技厅科技攻关项目(05GG021-026-03) 

出 版 物:《成都信息工程学院学报》 (Journal of Chengdu University of Information Technology)

年 卷 期:2008年第23卷第2期

页      码:162-164页

摘      要:基于FPGA自行设计了JPEG图像压缩编码芯片,通过改进算法,优化结构,在合理利用硬件资源的条件下,有效挖掘出算法内部的并行性。设计了专用的CSD乘法器,精简的DCT运算电路单元,以及查找表的编码方式,提高了运算速度节省了芯片的逻辑资源。整个设计通过EDA软件进行了逻辑综合及功能与时序仿真。综合和仿真结果表明:该设计在速度和资源利用方面均达到了较好的状态,可满足实时JPEG图像压缩的要求。

主 题 词:FPGA JPEG DCT HUFFMAN 查找表 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.3969/j.issn.1671-1742.2008.02.011

馆 藏 号:203163299...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分