看过本文的还看了

相关文献

该作者的其他文献

文献详情 >CCD时序电路与数据缓存器的一体化设计 收藏
CCD时序电路与数据缓存器的一体化设计

CCD时序电路与数据缓存器的一体化设计

作     者:孟楠 李自田 黄磊 吕群波 

作者机构:中国科学院西安光学精密机械研究所陕西西安710119 解放军西安通信学院通信指挥系陕西西安710106 

基  金:基金申请人:李自田 项目名称:项目名称不公开 基金颁发部门:国家自然基金(60532070) 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2009年第25卷第17期

页      码:232-233,309页

摘      要:在分析了Sarnoff公司的VCCD512H面阵型CCD图像传感器驱动时序关系的基础上,结合某CCD相机电子系统的总体要求,完成了基于FPGA驱动时序发生器与数据缓存器的一体化设计。选用Xilinx公司的XQ2V3000系列FPGA作为硬件设计平台,运用VHDL语言对驱动时序电路和数据缓存子系统进行了描述,并采用Alter公司的QuartusII集成设计软件对设计进行了RTL级仿真及配置。仿真结果表明,所设计的基于FPGA一体化时序与数据缓存子系统不仅可以满足CCD芯片和视频处理的时序要求,还可以与CCD相机控制系统进行可靠的串行通信,从而检测和控制相机的工作状态。

主 题 词:FPGA CCD 数据缓存器 CDS 

学科分类:0711[理学-心理学类] 07[理学] 071102[071102] 

馆 藏 号:203163809...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分