看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于NiosⅡ的DDS函数信号发生器 收藏
基于NiosⅡ的DDS函数信号发生器

基于NiosⅡ的DDS函数信号发生器

作     者:魏岳伦 岳庆英 齐庆堃 莫中云 Wei Yuelun;Yue Qingying;Qi Qingkun;Mo Zhongyun

作者机构:桂林电子科技大学信息科技学院桂林541004 

基  金:2014年广西壮族自治区级大学生创新创业训练计划立项项目(201413644023)资助 

出 版 物:《国外电子测量技术》 (Foreign Electronic Measurement Technology)

年 卷 期:2016年第35卷第7期

页      码:13-16页

摘      要:为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入Nios Ⅱ软核处理器作为系统的控制器,采用DDS技术使用软硬件结合的方式产生函数信号。经过试验测试结果表明,该方案可行,能够达到减小体积、降低成本的目的,并且可以产生频率、幅值可调的多种函数信号。整个系统具有较好的扩展性和良好的发展前景。

主 题 词:Nios Ⅱ软核 DDS技术 FPGA 信号发生器 AD9959 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1002-8978.2016.07.005

馆 藏 号:203165231...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分