看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DDR2和FPGA的实时成像转置存储器设计 收藏
基于DDR2和FPGA的实时成像转置存储器设计

基于DDR2和FPGA的实时成像转置存储器设计

作     者:徐艺 黄静 

作者机构:贵州师范学院数学与计算机科学学院贵州贵阳550018 贵州师范学院贵州省高校工业物联网工程技术研究中心贵州贵阳550018 贵州师范学院大学生互联网+创新创业中心贵州贵阳550018 

基  金:贵州省2014年省级本科教学工程项目"计算机科学与技术"专业综合改革(黔教高发〔2014〕378号) 卓越工程师教育培养计划项目(黔教高发446号) 2015年省级本科教学工程建设项目(黔教高发337号)其他相关项目 

出 版 物:《物联网技术》 (Internet of things technologies)

年 卷 期:2016年第6卷第6期

页      码:56-57页

摘      要:随着雷达实时成像处理器的发展,使得系统中的运算愈加复杂且数据量大,这就要求系统在进行快速运算的同时能对大量数据进行快速传输和存储。转置存储器是合成孔径雷达实时处理器和逆合成孔径雷达实时处理器的一个重要组成部分,它的效率直接决定了整个系统的性能。文中创新性地提出了一种将FPGA作为控制逻辑,DDR2作为外部缓存的转置存储器方案,该方案针对DDR2连续对同一bank的同一行进行读写操作时效率最高这一特点,设计了一种可以在雷达成像系统中通用的转置存储器,使用该存储器对4 096×512×32 b的数据在125 M时钟下做转置,只需80 ms,完全满足系统实时性的要求。

主 题 词:实时成像处理器 FPGA 转置存储器 DDR2 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.16667/j.issn.2095-1302.2016.06.015

馆 藏 号:203167429...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分