看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的参数化多路数据对齐器设计 收藏
基于FPGA的参数化多路数据对齐器设计

基于FPGA的参数化多路数据对齐器设计

作     者:李坤 刘和周 LI Kun;LIU Hezhou

作者机构:中国电子科技集团公司第三十八研究所安徽合肥230088 

出 版 物:《雷达科学与技术》 (Radar Science and Technology)

年 卷 期:2016年第14卷第3期

页      码:297-300页

摘      要:在现场可编程门阵列器件(FPGA)的高速实时信号处理系统中,多路数据对齐器是常用的电路设计。介绍了一种运用硬件描述语言参数化方式设计的多通道数据对齐方法,首先缓存各路数据,然后依据数据特征检测同步标志信号并寄存地址,对齐后同步读出。将多路对齐逻辑隔离开来,通过设置不同的同步标志检测电路可以适应多种应用,结构简单、可扩展性强;最大限度减少数据丢失,保证数据连续性;同时解决了跨时钟域的问题。列举了对齐器的两种应用,并通过仿真验证和器件编程在线校验。

主 题 词:现场可编程门阵列 参数化设计 多通道 数据对齐 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1672-2337.2016.03.012

馆 藏 号:203171840...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分