看过本文的还看了

相关文献

该作者的其他文献

文献详情 >USB 3.0中8b/10b编解码器的设计 收藏
USB 3.0中8b/10b编解码器的设计

USB 3.0中8b/10b编解码器的设计

作     者:徐进 马琪 XU Jin;MA Qi

作者机构:杭州电子科技大学微电子CAD研究所浙江杭州310037 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2011年第34卷第18期

页      码:9-11页

摘      要:为了在USB 3.0中实现数据的8 b/10 b编解码,采用了查找表法和组合逻辑相结合的方法,把8 b/10 b编解码分解成5 b/6 b编解码和3 b/4 b编解码,用Verilog HDL语言实现了算法的描述,并通过了Modelsim仿真,然后在FPGA上实现了具体的硬件电路。采用500 MHz的时钟信号,经过测验满足了USB 3.0的传输速率5 Gb/s。该创新方法使用了少量逻辑,实现了8 b/10 b编解码器,并且满足USB 3.0高速数据传输的要求。

主 题 词:USB 3.0 8 b/10 b编解码 RTL设计 仿真验证 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16652/j.issn.1004-373x.2011.18.022

馆 藏 号:203180149...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分