看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种10 bit双通道流水线SAR ADC设计 收藏
一种10 bit双通道流水线SAR ADC设计

一种10 bit双通道流水线SAR ADC设计

作     者:刘东海 韦忠善 邓云 LIU Donghai;WEI Zhongshan;DENG Yun

作者机构:广西职业技术学院计算机与电子信息工程系南宁530226 

基  金:广西教育厅高校科研项目(YB2014486) 广西职业技术学院科研项目(141205) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2016年第39卷第4期

页      码:922-928页

摘      要:为了提高模数转换器的采样频率并降低其功耗,提出一种10 bit双通道流水线逐次逼近型(SAR)模数转换器(ADC)。提出的ADC包括两个高速通道,每个通道都采用流水线SAR结构以便低功率和减小面积。考虑到芯片面积、运行速度以及电路复杂性,提出的处于第二阶段的SAR ADC由1 bit FLASH ADC和6 bit SAR ADC组成。提出的ADC由45 nm CMOS工艺制作而成,面积为0.16 mm^2。ADC的微分非线性和积分非线性分别小于0.36最低有效位(LSB)和0.67 LSB。当电源为1.1 V时,ADC的最大运行频率为260 Msample/s。运行频率为230 Msample/s和260 Msample/s的ADC的功率消耗分别为13.9 m W和17.8 m W。

主 题 词:模数转换器(ADC) 双通道 流水线 逐次逼近型(SAR) 

学科分类:0810[工学-土木类] 08[工学] 081002[081002] 

D O I:10.3969/j.issn.1005-9490.2016.04.033

馆 藏 号:203189229...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分