看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于NIOS Ⅱ软核的数字频率计实现 收藏
基于NIOS Ⅱ软核的数字频率计实现

基于NIOS Ⅱ软核的数字频率计实现

作     者:吴军 沈珊瑚 芦浩宇 WU Jun;SHEN Shanhu;Lu Haoyu

作者机构:杭州师范大学杭州国际服务工程学院浙江杭州311121 

基  金:浙江省信息安全联盟课题-安全芯片预研项目(kz13013003) 浙江省科技创新计划项目(2013TD03) 杭州师范大学科研启动基金项目(PF14002004005) 

出 版 物:《杭州师范大学学报(自然科学版)》 (Journal of Hangzhou Normal University(Natural Science Edition))

年 卷 期:2016年第15卷第5期

页      码:549-555页

摘      要:本文利用Cyclone IV E系列FPGA芯片内部资源及NIOS Ⅱ软核设计完成一款等精度数字频率计,其测频功能利用Verilog语言实现,对测频模块得到的各项数据利用C语言编程实现,并通过实时运算将数据传送给液晶模块.本设计具有测量带宽大、实现面积小、数据传输可靠稳定等特点,并且由于各部分相互独立,两两之间不相互依赖,系统灵活高效.

主 题 词:NIOS II软核 FPGA SOPC 数字频率计 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1674-232X.2016.05.017

馆 藏 号:203189331...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分