看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于RF DAC的宽带高斯噪声源的设计与实现 收藏
基于RF DAC的宽带高斯噪声源的设计与实现

基于RF DAC的宽带高斯噪声源的设计与实现

作     者:王龙 杨承志 肖卫华 杨斌斌 Wang Long;Yang Chengzhi;Xiao Weihua;Yang Binbin

作者机构:空军航空大学信息对抗系吉林长春130022 沈阳航空航天大学电子信息学院辽宁沈阳110136 

出 版 物:《微型机与应用》 (Microcomputer & Its Applications)

年 卷 期:2016年第35卷第17期

页      码:26-27,31页

摘      要:设计了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)和射频级数模转换器(Radio Frequency Digital to Analog Converter,RF DAC)的宽带高斯噪声源。该噪声源将优先编码器原理运用到非均匀分段拟合映射曲线中,通过并行伪码产生结构生成均匀分布的伪码序列,接着利用非均匀折线拟合的方法将伪码序列映射为高斯分布的高速数字高斯噪声,然后通过RF DAC输出宽带高斯噪声。在Xilinx Virtex7 XC7VX485T和ADI AD9129搭建的验证平台上的测试结果表明,该噪声源能输出±4σ(σ为标准差)的高斯噪声,噪声带宽可达1.2 GHz,并且只消耗FPGA约0.3%的资源。

主 题 词:高斯噪声 优先编码 非均匀划分 FPGA 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 081105[081105] 081001[081001] 081002[081002] 0825[工学-环境科学与工程类] 0811[工学-水利类] 

D O I:10.19358/j.issn.1674-7720.2016.17.008

馆 藏 号:203189831...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分