看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的DSC高速译码器设计及实现 收藏
基于FPGA的DSC高速译码器设计及实现

基于FPGA的DSC高速译码器设计及实现

作     者:龙奎成 卿粼波 何小海 吕顺 Long Kuicheng;Qing Linbo;He Xiaohai;Lv Shun

作者机构:四川大学电子信息学院四川成都610064 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2016年第42卷第9期

页      码:39-43页

摘      要:采用易于FPGA实现的归一化最小和算法,通过选取合适的归一化因子,将乘法转化成移位和加法运算。在高斯白噪声信道下,仿真该译码算法得出最佳的译码迭代次数,并结合Xilinx XC7VX485T资源确定量化位数。然后基于该算法和这3个参数设计了一种全新的、高速部分并行的DSC译码器。该译码器最大限度地实现了译码效率、译码复杂度、FPGA资源利用率之间的平衡,并在Xilinx XC7VX485T芯片上实现了该译码器,其吞吐率可达197 Mb/s。

主 题 词:DSC译码器 FPGA 部分并行 归一化最小和算法 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16157/j.issn.0258-7998.2016.09.010

馆 藏 号:203191233...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分