看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的PCI硬件加解密卡设计 收藏
基于FPGA的PCI硬件加解密卡设计

基于FPGA的PCI硬件加解密卡设计

作     者:贾立恺 黄国庆 赵敬 刘智萌 JIA Li-kai;HUANG Guo-qing;ZHAO Jing;LIU Zhi-meng

作者机构:郑州大学信息工程学院河南郑州450001 空军第一航空学院航空电子工程系河南信阳464000 

出 版 物:《电子设计工程》 (Electronic Design Engineering)

年 卷 期:2010年第18卷第5期

页      码:142-145页

摘      要:提出一种基于FPGA的PCI硬件加解密卡的设计方案,用硬件加解密取代了传统的软件加解密,将加解密模块和PCI接口模块集成在一个FPGA芯片内实现。分析了PCI加解密卡的软硬件的结构和原理,详细介绍了DESX加解密算法的原理、步骤和硬件实现、PCI接口模块的IP核设计以及USB接口模块的电路连接。系统硬件以FPGA为核心,使用QuartusⅡ7.2软件和VHDL语言设计,软件由Driver Studio2.7和Visual C++6.0设计。采用192位密钥的DESX分组对称加解密算法来取代64位DES算法,密文和密钥在专用硬件中存储,计算机内只有明文,有效防止黑客攻击,保护数据安全。设计采用逻辑综合式取代时钟驱动级联式来实现DESX算法,使加密一组数据的时间由16个周期缩短为1个周期。

主 题 词:DESX算法 硬件加解密 FPGA PCI USB 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1674-6236.2010.05.047

馆 藏 号:203195000...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分