看过本文的还看了

相关文献

该作者的其他文献

文献详情 >T-MMB系统中LDPC码译码器的FPGA设计与实现 收藏
T-MMB系统中LDPC码译码器的FPGA设计与实现

T-MMB系统中LDPC码译码器的FPGA设计与实现

作     者:柳晓凤 李媛 韩康康 

作者机构:天津大学电子信息工程学院天津300072 

出 版 物:《电子产品世界》 (Electronic Engineering & Product World)

年 卷 期:2013年第20卷第7期

页      码:53-55,67页

摘      要:本文设计了一种符合手机电视T-MMB标准的信道译码解决方案,并进行了MATLAB仿真和FPGA的实现。同时针对部分并行结构的准循环低密度校验(QC-LDPC)码译码器,提出了基于块RAM的高效存储方法。该方法既可以同时读取用于运算的校验节点信息或变量节点信息,又可以实现在同一块RAM中存储不同子矩阵对应的校验节点信息或变量节点信息,不仅避免了块RAM资源的浪费,而且减少了译码器实现所需的存储资源数量。在Xilinx公司Virtex-4系列的FPGA上的实现结果表明,与传统的子矩阵与块RAM一对一存储的译码结构相比,本文提出的QC-LDPC码译码器设计方法能够在减少块RAM数量的同时有效地提高系统的时钟频率和译码吞吐量。

主 题 词:LDPC码 T—MMB系统 译码器 FPGA实现 高效存储 

学科分类:07[理学] 080902[080902] 0809[工学-计算机类] 08[工学] 070104[070104] 081101[081101] 0701[理学-数学类] 0811[工学-水利类] 

D O I:10.3969/j.issn.1005-5517.2013.7.012

馆 藏 号:203196502...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分