看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速伪随机数发生器的设计与实现 收藏
高速伪随机数发生器的设计与实现

高速伪随机数发生器的设计与实现

作     者:王新成 孙宏 

作者机构:北京邮电大学信息安全中心北京100876 

基  金:国家自然科学基金项目(编号:60073049) 国家重点基础研究发展规划项目(编号:G1999035805) 国家高等学校骨干教师资助计划项目 国家杰出青年基金项目(编号:69425001) 

出 版 物:《计算机工程与应用》 (Computer Engineering and Applications)

年 卷 期:2004年第40卷第11期

页      码:20-23页

摘      要:该文以物理噪声源和LFSR为基础,利用FPGA设计了一款高速伪随机数发生器DPFSR。这款高速伪随机数发生器既能满足密码学领域对随机数的高质量的要求,又能满足实际应用对随机数的高速度的要求,输出速率能达到上千兆bps。该文介绍了DPFSR的设计原理、安全性分析、设计参数并且给出了随机性测试结果。

主 题 词:密码学 信息安全 随机数 伪随机数发生器 

学科分类:08[工学] 0839[0839] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1002-8331.2004.11.006

馆 藏 号:203198382...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分