看过本文的还看了

相关文献

该作者的其他文献

文献详情 >SM4算法CBC模式的高吞吐率ASIC实现 收藏
SM4算法CBC模式的高吞吐率ASIC实现

SM4算法CBC模式的高吞吐率ASIC实现

作     者:符天枢 李树国 FU Tian-shu;LI Shu-guo

作者机构:清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2016年第33卷第10期

页      码:13-18页

摘      要:由于SM4算法在CBC模式下存在从电路的输出端到输入端的反馈路径,所以流水线技术难以提高电路的吞吐率.针对这一问题,提出一种逻辑化简方法,使SM4加解密算法中每一个轮函数的关键路径减少1级异或门延时.基于这种方法,实现了一种4轮合1的SM4电路,在该电路的关键路径中可以减少4级异或门延时,且该电路与本文的其他方案相比有更高的单位面积吞吐率.ASIC实现的综合结果表明,4轮合1的SM4电路在CBC模式下的吞吐率达到5.24Gb/s,高于已发表的同类设计.

主 题 词:SM4 CBC模式 高吞吐率 ASIC实现 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.19304/j.cnki.issn1000-7180.2016.10.003

馆 藏 号:203198741...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分