看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的数字滤波器设计与实现 收藏
基于DSP Builder的数字滤波器设计与实现

基于DSP Builder的数字滤波器设计与实现

作     者:杜友杰 王紫婷 

作者机构:兰州交通大学电子与信息工程学院甘肃兰州730070 

出 版 物:《电子测试》 (Electronic Test)

年 卷 期:2012年第23卷第8期

页      码:43-46,51页

摘      要:现场可编程门阵列(FPGA)器件广泛用于数字信号处理领域,而使用VHDL或VerilogHDL语言进行设计比较复杂。提出一种采用FDATOOL工具和DSP Builder实现FIR滤波器的设计方案,按照MATLAB/Simulink/DSP Builder/QuartusII设计流程,使用FDATOOL工具可以实时调整滤波器的参数,采用DSP Builder设计了一个16阶FIR低通滤波器模型,并完成了仿真与验证,将模型转换生成VHDL代码,实现了基于FPGA的数字滤波器的设计。结果表明,该方法简单易行,易修改与移植,可满足设计要求,它验证了采用DSP Builder实现数字滤波器设计的独特优势。

主 题 词:DSP Builder Simulink FIR滤波器 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-8519.2012.08.010

馆 藏 号:203203597...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分