看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种低功耗容错运动估计硬件结构 收藏
一种低功耗容错运动估计硬件结构

一种低功耗容错运动估计硬件结构

作     者:王洪源 陈慕羿 WANG Hongyuan;CHEN Muyi

作者机构:沈阳理工大学信息科学与工程学院辽宁沈阳110168 

基  金:国家自然科学基金资助项目:直接序列扩频通信技术的同步新机理研究(60802031) 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2009年第32卷第22期

页      码:1-3页

摘      要:提出一种低功耗的运动估计硬件结构。该结构在并行GEA结构的基础上,对关键的绝对差和模块应用了差错复原机制,以对抗在工艺参数波动和(或)工作电压超比例缩小(VOS)时可能产生的逻辑级时序错误。这里采用一个亚采样电路ISR-SSAD,将VOS技术和算法级容噪设计集成到绝对差和模块中,实现了该模块的差错检测和纠正,与原并行GEA结构相比,具有更低的功耗。计算结果表明,整个运动估计模块的功率可节省16%。

主 题 词:运动估计 并行GEA 算法级容噪技术 电压超比例缩小 低功耗 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.16652/j.issn.1004-373x.2009.22.013

馆 藏 号:203203704...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分