看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种使用BU-65170内部 RAM实现双缓冲的星载1553 B总线数... 收藏
一种使用BU-65170内部 RAM实现双缓冲的星载1553 B总线数据传输技术

一种使用BU-65170内部 RAM实现双缓冲的星载1553 B总线数据传输技术

作     者:蔡跃荣 朱光武 孙越强 杜起飞 王先毅 王冬伟 吴迪 吴春俊 白伟华 孟祥广 柳聪亮 李伟 刘成 夏俊明 CAI Yue-rong;ZHU Guang-wu;SUN Yue-qiang;DU Qi-fei;WANG Xian-yi;WANG Dong-wei;WU Di;WU Chun-jun;BAI Wei-hua;MENG Xiang-guang;LIU Cong-liang;LI Wei;LIU Cheng;XIA Jun-ming

作者机构:中国科学院国家空间科学中心1,北京 100190 中国科学院大学2,北京 100049 天基空间环境探测北京市重点实验室3,北京 100190 中国科学院国家空间科学中心1,北京 100190 天基空间环境探测北京市重点实验室3,北京 100190 

出 版 物:《科学技术与工程》 (Science Technology and Engineering)

年 卷 期:2016年第16卷第31期

页      码:41-45页

摘      要:星载1553B总线数据传输通常需要使用外部RAM缓存待发送数据,使用外部RAM带来系统功耗和面积的增加,也增加了系统的复杂性。提出了一种使用1553B芯片内部RAM实现双缓冲的数据传输方案。此方案采用FPGA作为主控芯片,BU-65170作为1553B总线控制芯片,利用BU-65170内部RAM的两个地址空间段构成双缓冲,避免使用外部RAM,简化了系统硬件设计,提高了系统的可靠性。对双缓冲区采取交替更新访问方式,实现了1553B总线数据的可靠传输。此方案已成功应用于星载GNOS掩星探测仪。

主 题 词:FPGA 1553B 双缓冲 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.3969/j.issn.1671-1815.2016.31.008

馆 藏 号:203208323...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分