看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于IEEE-1588的高精度时钟同步系统设计 收藏
基于IEEE-1588的高精度时钟同步系统设计

基于IEEE-1588的高精度时钟同步系统设计

作     者:谭超 苏超 胡诗俊 吴燕 何旭东 TAN Chao;SU Chao;HU Shijun;WU Yan;HE Xudong

作者机构:三峡大学电气与新能源学院湖北宜昌443002 国网黄冈供电公司湖北黄冈438000 

基  金:三峡大学2015年硕士学位论文培优基金项目(2015PY039) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2016年第39卷第5期

页      码:1103-1107页

摘      要:为提高高速铁路地震预警系统采集设备时间同步精度,设计了基于IEEE-1588的网络高精度时钟同步系统。系统利用STM32+FPGA构架搭建硬件平台,在FPGA中利用PLL延迟测量法实现高精度时间间隔测量,时间间隔测量精度达到600 ps;利用PHY芯片DP83640获取网络PPS时钟,在STM32中结合卡尔曼滤波与PID算法,实现网络PPS时钟对本地时钟的校正,以及对本地PPS相位校正,最终完成同步系统的软件设计。测试结果表明:本设计时钟同步误差优于3 ns,且具备长期稳定性。

主 题 词:时钟同步 IEEE-1588 PLL延迟测量法 分布式数据采集 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 081102[081102] 0811[工学-水利类] 

D O I:10.3969/j.issn.lO05-9490.2016.05.017

馆 藏 号:203208772...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分