看过本文的还看了

相关文献

该作者的其他文献

文献详情 >可写穿的16端口存储单元定制设计(英文) 收藏
可写穿的16端口存储单元定制设计(英文)

可写穿的16端口存储单元定制设计(英文)

作     者:于倩 王东辉 张铁军 侯朝焕 YU Qian;WANG Dong-hui;ZHANG Tie-jun;HOU Chao-huan

作者机构:中国科学院声学研究所 

基  金:国家"973"重点基础研究项目(G19990329) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2006年第23卷第12期

页      码:33-37页

摘      要:为使高性能超标量处理器能够完成多条指令并行,寄存器堆需要提供多端口的高速访问。文章介绍了一种可写穿的16端口寄存器堆存储单元设计,在1.8V0.18μmCMOS工艺下,该存储单元的10个读口和6个写口均可以独立访问。存储单元设计中考虑了紧凑性、可靠性和功耗问题,并且制定了长线规划来减少版图设计中串扰噪声对功能的影响。仿真结果表明,该存储单元可以作为一种更优的实现方法,工作在500MHz主频下的寄存器堆内。

主 题 词:存储单元 寄存器堆 定制设计 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1000-7180.2006.12.010

馆 藏 号:203209062...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分