看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于时钟消抖电路的高精度全局时钟同步设计 收藏
基于时钟消抖电路的高精度全局时钟同步设计

基于时钟消抖电路的高精度全局时钟同步设计

作     者:高林林 宋克柱 杨俊峰 吕文贵 GAO Lin-lin;SONG Ke-zhu;YANG Jun-feng;LV Wen-gui

作者机构:中国科学技术大学核探测与核电子学国家重点实验室合肥230026 中国科学技术大学近代物理系合肥230026 

基  金:国家自然科学基金(41274184)资助 

出 版 物:《核电子学与探测技术》 (Nuclear Electronics & Detection Technology)

年 卷 期:2016年第36卷第6期

页      码:574-577页

摘      要:基于串行/解串器技术的核电子学时钟同步系统的抖动会逐级累积,为此设计了基于锁相环的时钟抖动消除电路。通过选择合适的环路滤波器带宽,可以将时钟抖动降低到9 ps左右。建立了附加抖动模型以估计时钟分发的最大级数。测试表明,时钟抖动消除电路能够保证全局时钟顺利分发下去,可以在实际工程设计中借鉴使用。

主 题 词:时钟同步 串行/解串器 抖动消除 锁相环 环路带宽 CDCE62002 

学科分类:082704[082704] 08[工学] 0827[工学-食品科学与工程类] 

D O I:10.3969/j.issn.0258-0934.2016.06.005

馆 藏 号:203209347...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分