看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于芯核分层布图的3D芯片扫描链优化设计 收藏
基于芯核分层布图的3D芯片扫描链优化设计

基于芯核分层布图的3D芯片扫描链优化设计

作     者:王伟 朱侠 方芳 秦振陆 郭二辉 任福继 Wang Wei;Zhu Xia;Fang Fang;Qin Zhenlu;Guo Erhui;Ren Fuji

作者机构:合肥工业大学计算机与信息学院合肥230009 合肥工业大学情感计算与先进智能机器安徽省重点实验室合肥230009 中国电子科技集团第三十八研究所合肥230009 

基  金:国家自然科学基金重点项目(61432004) 国家自然科学基金(61474035 61204046 61306049) 安徽省科技攻关项目(1206c0805039) 安徽省自然科学基金(1508085QF129) 教育部新教师基金(20130111120030)资助项目 

出 版 物:《电子测量与仪器学报》 (Journal of Electronic Measurement and Instrumentation)

年 卷 期:2016年第30卷第10期

页      码:1482-1489页

摘      要:随着3D堆叠技术的不断发展,芯片测试已成为一大研究热点。为了减少三维堆叠集成电路(three dimensional stacked integrated circuits,3D-SICs)绑定前和绑定中的总测试时间,提出了基于芯核分层布图的改进模拟退火算法和扫描链分配算法,通过将芯核均匀地分配到各层上实现对各层电路中芯核合理化地布图,再利用"绑定中测试"复用"绑定前测试"扫描链的方式,协同优化绑定前和绑定中的总测试时间和硬件开销。在ITC’02基准电路上的实验结果表明,本文方法在TSV数量的约束下,测试时间和硬件开销分别最高降低了27.26%和89.70%,且各层芯核布图更加均匀。

主 题 词:芯核分层布图 绑定前测试 绑定中测试 协同优化 扫描链均衡 硬件开销 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.13382/j.jemi.2016.10.005

馆 藏 号:203209614...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分