看过本文的还看了

相关文献

该作者的其他文献

文献详情 >集成时钟产生功能的0.18μmCMOS10Gb/s复接器的设计 收藏
集成时钟产生功能的0.18μmCMOS10Gb/s复接器的设计

集成时钟产生功能的0.18μmCMOS10Gb/s复接器的设计

作     者:张长春 王志功 施恩 唐路 黄继伟 郭宇峰 Zhang Changchun;Wang Zhigong;Shi Si;Tang Lu;Huang Jiwei;Guo Yufeng

作者机构:东南大学射频与光电集成电路研究所南京210096 南京邮电大学功率与射频微电子研究中心南京210046 

基  金:863计划(2007AA0122n5) 国家自然科学基金(61076073 60806027)和高等学校博士学科点专项科研基金(20090092120012)资助项目 

出 版 物:《高技术通讯》 (Chinese High Technology Letters)

年 卷 期:2012年第22卷第5期

页      码:523-530页

摘      要:针对传统的复接器(MUX)因没有集成时钟电路而限制了其集成度及应用的问题研究了复接器与时钟电路的集成,并采用中芯国际(SMIC)0.18μm互补金属氧化物半导体(CMOS)工艺设计并实现了一个片内集成时钟产生功能的10Gb/s半速率2:1MUX电路。整个电路由5Gb/s时钟提取电路(CEC)和10Gb/s半速率2:1MUX电路构成。CEC从一路输入数据中提取出5GHz时钟提供给MUX电路。CEC由鉴频鉴相器(PFD)、电压/电流转换电路、环路滤波器及压控振荡器(VCO)构成。Pottbacker型PFD不但可以大幅度扩展环路的捕获带宽,并且由于它能够容忍高达±45。的正交相位误差,因而三级环形VCO能够被采用。测试结果表明,该电路无需任何参考时钟、外接元件及外部手动调谐即可工作。整个芯片面积为670μmX760μm,在1.8V电压下,功耗为180mW,其中核心功耗占60%。

主 题 词:复接器(MUX) 时钟提取 鉴频鉴相器 压控振荡器 脉宽失真 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3772/j.issn.1002-0470.2012.05.012

馆 藏 号:203211342...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分