看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于CPT芯片级原子钟的滤波器设计 收藏
用于CPT芯片级原子钟的滤波器设计

用于CPT芯片级原子钟的滤波器设计

作     者:和灿斌 刘瑞元 赵建业 He Canbin;Liu Ruiyuan;Zhao Jianye

作者机构:北京大学信息科学技术学院电路与系统实验室北京100871 

出 版 物:《电子测试》 (Electronic Test)

年 卷 期:2017年第28卷第1X期

页      码:20-22页

摘      要:长期稳定性优化是芯片级原子钟研究的难点问题,本文讨论了在CPT芯片级原子钟长期稳定性优化过程中,滤波器模块的设计原理和要点,并设计了适用于原子钟的巴特沃斯滤波器。最后,基于本实验室所研究的芯片钟系统对该滤波器进行了开环和闭环测试,所得到的千秒稳为6.62×10^(-12),万秒稳为1.16×10^(-11),天稳为6.71×10^(-12)。

主 题 词:芯片钟 长期稳定性 滤波器 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.16520/j.cnki.1000-8519.2017.02.010

馆 藏 号:203215469...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分