看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的TIADC并行采样系统设计 收藏
基于FPGA的TIADC并行采样系统设计

基于FPGA的TIADC并行采样系统设计

作     者:简磊 陈莹莹 Jian Lei;Chen Yingying

作者机构:四川大学锦江学院四川眉山620860 

基  金:四川大学锦江学院校级科研基金项目 项目编号:QJ140504 

出 版 物:《电子测试》 (Electronic Test)

年 卷 期:2017年第28卷第1X期

页      码:5-6,19页

摘      要:介绍一种基于多片ADC的时间交替并行采样设计方法以及在FPGA平台上的实现。着重阐述TIADC并行采样的增益误差、时间误差校正算法及实现。实验结果表明,TIADC并行数据采集系统的结构设计和预处理算法,能较好抑制因相位偏移、时钟抖动等造成的非均匀误差。

主 题 词:TIADC并行采样技术 时间非均匀误差 Farrow结构 AD9224 FPGA 

学科分类:0810[工学-土木类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.16520/j.cnki.1000-8519.2017.02.003

馆 藏 号:203215882...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分