看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的CRC查表法设计及优化 收藏
基于FPGA的CRC查表法设计及优化

基于FPGA的CRC查表法设计及优化

作     者:夏忠海 任勇峰 贾兴中 郭佳欣 Xia Zhonghai;Ren Yongfeng;Jia Xingzhong;Guo Jiaxin

作者机构:中北大学电子测试技术国家重点实验室太原030051 中北大学仪器科学与动态测试教育部重点实验室太原030051 

出 版 物:《电测与仪表》 (Electrical Measurement & Instrumentation)

年 卷 期:2017年第54卷第3期

页      码:54-59,88页

摘      要:循环冗余校验Cyclic Redundancy Checks(CRC)具有检错能力极强,开销小,易于用编码器及检测电路实现,远远优于奇偶校验及算术和校验等方式的特点,故在串行通信中添加CRC校验可保证通信的有效性。而FPGA具有灵活稳定,快速高效的特点,故用VHDL实现CRC查表法设计并对其优化分析,使其在串行通信中具有良好的稳定性,提高数据传输的准确性。

主 题 词:CRC校验 串行通信 FPGA 查表法 VHDL 

学科分类:0808[工学-自动化类] 080803[080803] 08[工学] 

D O I:10.3969/j.issn.1001-1390.2017.03.010

馆 藏 号:203216278...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分