看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高精度动态CMOS比较器的设计与研制 收藏
一种高精度动态CMOS比较器的设计与研制

一种高精度动态CMOS比较器的设计与研制

作     者:吴晓波 吴蓉 严晓浪 WU Xiao-bo;WU Rong;YAN Xiao-lang

作者机构:浙江大学超大规模集成电路设计研究所浙江杭州310027 

基  金:国家自然科学基金资助项目(90207001) 

出 版 物:《电路与系统学报》 (Journal of Circuits and Systems)

年 卷 期:2007年第12卷第4期

页      码:119-123,118页

摘      要:比较器的设计对于A/D、D/A转换器的精度至关重要。为满足14位高分辨率A/D转换器的需要,设计了一种高精度动态CMOS比较器,采用二级差分比较和一级动态正反馈latch结构实现了高比较精度。预增益和Latch级的应用降低了功耗。设计中充分考虑了工艺离散性和使用环境温度与电源变化的影响,保证了成品率和电路在变化工作环境下性能指标的实现。仿真结果表明,设计的高速动态比较器LSB(Least Significant Bit)为±0.15mV,输入动态范围为VSS^VDD(VSS为地电压,VDD为电源电压),相应于14位比较精度。功耗6.28mW,工作频率3.6MHz。电路用0.6μm双层金属、双层多晶硅CMOS工艺实现。

主 题 词:比较器 正反馈 latch 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-0249.2007.04.024

馆 藏 号:203217188...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分