看过本文的还看了

相关文献

该作者的其他文献

文献详情 >异步集成电路标准单元的设计与实现 收藏
异步集成电路标准单元的设计与实现

异步集成电路标准单元的设计与实现

作     者:赵冰 仇玉林 黑勇 ZHAO Bing;QIU Yu-lin;HEI Yong

作者机构:中国科学院微电子研究所北京100029 

基  金:国家自然科学基金资助项目(编号:60076017 90307004) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2005年第28卷第2期

页      码:346-348,351页

摘      要:设计异步集成电路时,常用的异步标准单元的分类、电路设计方法和电路结构.详细介绍了C单元和异步数据通路的设计与实现,提出了一种异步实现结构的异步加法单元、异步比较单元和异步选择单元电路.利用设计的异步标准单元构成了一个适用于Viterbi解码器的异步ACS(加法器-比较器-选择器),并通过0.6μmCMOS工艺进行投片验证.当芯片工作电压为5V,工作频率为20MHz时的功耗为75.5mW.芯片的平均响应时间为19.18ns,仅为最差响应时间23.37ns的82%.从而验证了异步标准单元的正确性和异步电路在性能方面较同步电路存在的优势.

主 题 词:异步集成电路 C单元 异步数据通路 加法器-比较器-选择器 响应时间 

学科分类:080903[080903] 0808[工学-自动化类] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1005-9490.2005.02.031

馆 藏 号:203217275...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分