看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的高速FIR滤波器并行结构设计 收藏
基于FPGA的高速FIR滤波器并行结构设计

基于FPGA的高速FIR滤波器并行结构设计

作     者:骆希 陶伟 黄荣鑫 Luo Xi Tao Wei Huang Rongxin

作者机构:重庆金美通信有限责任公司重庆400030 

出 版 物:《微处理机》 (Microprocessors)

年 卷 期:2017年第38卷第1期

页      码:9-12页

摘      要:提出了一种基于FPGA平台的并行FIR滤波器结构,能大幅提升滤波器的计算能力。与传统的串行滤波器结构相比,并行结构的运算速度可以提高N倍,N为并行路数,同时运算延迟也会相应减小,在处理时钟速率有限的情况下,通过使用并行结构的FIR滤波器,可大幅提高运算吞吐量。以宽带数据链为应用背景介绍了并行FIR滤波器的使用与实现,以两路并行结构设计为例,通过Matlab对FIR滤波器运算进行了浮点级的仿真验证,然后用经典符号数表示以及优化定点滤波器系数,最后在Xilinx的K7系列芯片实现了定点并行滤波器。通过Xilinx提供的编译软件Vivado编译以及下载测试结果表明,该滤波器仅占用少量的资源,其等效吞吐量可达到1GHz。

主 题 词:可编程逻辑阵列 有限脉冲响应滤波器 吞吐量 浮点 定点运算 并行仿真 

学科分类:11[军事学] 1105[1105] 0839[0839] 08[工学] 110505[110505] 110503[110503] 

D O I:10.3969/j.issn.1002-2279.2017.01.003

馆 藏 号:203218925...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分