看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的DVB-S2 LDPC编码器的设计与实现 收藏
基于FPGA的DVB-S2 LDPC编码器的设计与实现

基于FPGA的DVB-S2 LDPC编码器的设计与实现

作     者:王延鹏 潘申富 杨宏伟 WANG Yanpeng;PAN Shenfu;YANG Hongwei

作者机构:中国电子科技集团公司第五十四研究所河北石家庄050081 北华航天工业学院河北廊坊065000 

基  金:国家部委基金资助项目 

出 版 物:《无线电工程》 (Radio Engineering)

年 卷 期:2015年第45卷第3期

页      码:30-33页

摘      要:低密度奇偶校验码(LDPC)由于具有极其出色的比特纠错性能而被第2代卫星数字视频广播标准(DVB-S2)所采用。为满足宽带多媒体系统高吞率的应用需求,针对DVB-S2标准提供的LDPC码字结构,提出了利用FPGA上的RAM存储单元存储校验比特的方法,校验比特计算模块采用部分并行计算结构,据此设计了基于FPGA的LDPC编码器实现方案。该方案已经在EP3C120F484I7 CycloneⅢAtera FPGA上实现,经过测试吞吐量可达2.6 Gb/s。

主 题 词:DVB-S2标准 LDPC编码器 宽带多媒体卫星系统 FPGA 

学科分类:1305[艺术学-设计学类] 13[艺术学] 081104[081104] 08[工学] 0804[工学-材料学] 081101[081101] 0811[工学-水利类] 

D O I:10.3969/j.issn.1003-3106.2015.03.09

馆 藏 号:203219072...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分