看过本文的还看了

相关文献

该作者的其他文献

文献详情 >JPEG2000自适应算术编码器FPGA设计 收藏
JPEG2000自适应算术编码器FPGA设计

JPEG2000自适应算术编码器FPGA设计

作     者:杨珂 刘明业 YANG Ke;LIU Ming-ye

作者机构:北京理工大学信息科学技术学院计算机科学工程系北京100081 

基  金:国家部委预研项目(41308010408) 

出 版 物:《北京理工大学学报》 (Transactions of Beijing Institute of Technology)

年 卷 期:2005年第25卷第3期

页      码:234-238页

摘      要:研究JPEG2000标准中自适应算术编码器的硬件实现问题,提出一种适合ASIC实现的并行结构,并在FPGA上对其进行了仿真验证.该设计使用VHDL语言在RTL级描述;并以XILINXXC2V8000-5FF1152为基础,在ISE5.2下完成综合及后仿真.在整个JPEG2000设计中,最高工作时钟66MHz,自适应算术编码器处理速度可达到0.25bit/cycle.

主 题 词:JPEG 2000 嵌入式块编码 算术编码器 FPGA 图像压缩 硬件描述语言 

学科分类:0810[工学-土木类] 08[工学] 0805[工学-能源动力学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1001-0645.2005.03.011

馆 藏 号:203223968...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分