看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于脉动阵列的HEVC 8×8整数DCT变换的设计与实现 收藏
基于脉动阵列的HEVC 8×8整数DCT变换的设计与实现

基于脉动阵列的HEVC 8×8整数DCT变换的设计与实现

作     者:潘苏文 叶宇煌 郑明魁 陈志峰 杨秀芝 Pan Suwen Ye Yuhuang Zheng Mingkui Chen Zhifeng Yang Xiuzhi

作者机构:福州大学物理与信息工程学院福建福州350116 

基  金:福建省科技重大专项基金资助项目(2014HZ0003-3) 福建省自然科学基金资助项目(2015J01251) 福建省教育厅项目(JA14065) 福州市科技项目计划资助(2015-G-61) 

出 版 物:《微型机与应用》 (Microcomputer & Its Applications)

年 卷 期:2017年第36卷第9期

页      码:53-56,59页

摘      要:文章基于脉动阵列实现HEVC(High Efficiency Video Coding)中8×8的整数DCT(Discrete Cosine Transform)变换,改进通常使用的蝶型算法。整体架构基于脉动阵列的思想,并采用中间值数据重组的设计,使得变换模块可同时实现行列变换操作。只需得到列变换的第一个值便可开始行变换,充分利用了PE单元,减少变换时间并提高计算模块的并行性。文中方法不仅适用于DCT变换,也可用于其他的8×8矩阵相乘,具有通用性。综合结果表明,该设计最高可工作在203.8 MHz的频率上,与其他算法相比时间上只需35个周期,且资源消耗较少。文中方法非常适合于HEVC视频编码对实时性的要求,为HEVC编码标准的硬件实现提供了参考。

主 题 词:高效率视频编码 离散余弦变换 FPGA 脉动阵列 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.19358/j.issn.1674-7720.2017.09.016

馆 藏 号:203231630...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分