看过本文的还看了

相关文献

该作者的其他文献

文献详情 >面向HEVC的高效插值滤波VLSI架构设计 收藏
面向HEVC的高效插值滤波VLSI架构设计

面向HEVC的高效插值滤波VLSI架构设计

作     者:王刚 陈贺新 陈绵书 WANG Gang;CHNE Hexin;CHNE Mianshu

作者机构:吉林大学通信工程学院长春130022 白城师范学院机械工程学院吉林白城137000 

基  金:国家自然科学基金资助项目(61171078) 吉林省教育厅"十三五"科学技术研究规划基金资助项目(吉教科合字第40号) 白城师范学院重点扶持基金资助项目(Z8) 白城师范学院博士扶持基金资助项目(2016016) 

出 版 物:《吉林大学学报(信息科学版)》 (Journal of Jilin University(Information Science Edition))

年 卷 期:2017年第35卷第3期

页      码:221-228页

摘      要:为满足HEVC(High Efficiency Video Coding)标准解码器中数据高吞吐率和高访存量的要求,提出了一种面向HEVC的高效率分像素插值滤波VLSI(Very Large Scale Integration)架构设计。在HEVC标准分像素插值算法的基础上,构造高并行度和流水线的插值滤波VLSI架构;利用滤波器系数反转对称性,设计可复用8阶滤波器结构,以减少滤波器硬件面积;在传统的单输入通道插值器的基础上,设计两路并行的8输入插值器,以提高数据吞吐量。实验结果表明,该设计能在频率为34.2 MHz下完成1 920×1 080@30帧/s视频解码需求,同时,能够满足3 840×2 160@60帧/s视频的实时传输。

主 题 词:高效视频编码 复用 双通道插值滤波器 架构设计 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.19292/j.cnki.jdxxp.2017.03.001

馆 藏 号:203231935...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分